# 積和演算命令に向いた8基底FFTカーネルの提案

# 高橋、大介<sup>†,</sup>金田康正<sup>†</sup>

本論文では,積和演算命令に向いた8基底 FFT カーネルを提案する.この8基底 FFT カーネル は積和演算命令を持つプロセッサにおいて,従来の8基底 FFT カーネルに比べて総演算命令数を削 減する.提案した8基底 FFT カーネルを,積和演算命令を持つプロセッサを搭載したワークステー ション IBM RS/6000 590 および共有メモリ型ベクトル並列計算機 NEC SX-4 に実現し,性能評価 を行った.その結果,従来の8基底 FFT カーネルや,Goedecker による積和演算命令に向いた4基 底 FFT カーネルに比べても高い性能が得られた.

# A New Radix-8 FFT Kernel Suitable for Multiply-add Instruction

DAISUKE TAKAHASHI†- and YASUMASA KANADA†

In this paper, we propose a new radix-8 fast Fourier transform (FFT) kernel suitable for the CPU with multiply-add instruction. The proposed radix-8 FFT kernel requires less floatingpoint instructions than does the conventional radix-8 FFT kernel on processors which have a multiply-add instruction. We implement this algorithm and evaluate its performance on the IBM RS/6000 590 workstation and NEC SX-4 shared-memory vector parallel computer both of which have a multiply-add instruction. The result shows that our radix-8 FFT kernel is faster than the conventional radix-8 FFT kernel or Goedecker's radix-4 FFT kernel.

## 1. はじめに

高速 Fourier 変換(fast Fourier transform,以下 FFT)<sup>1)</sup>は,科学技術計算において今日広く用いられ ているアルゴリズムである.

 $n = 2^m$ 点の FFT を計算するにあたって,これま でに2基底の FFT<sup>1)</sup> や4基底<sup>2)</sup>,8基底<sup>2)</sup>の FFT が提案されてきた.基底を大きくすることにより,演 算回数,特に実数の乗算回数が減ることが知られてい る<sup>2)~4)</sup>.

最初に FFT が提案された 1960 年代, 浮動小数点 加算は浮動小数点乗算に比べてずっと高速であった. したがって, FFT においては実数の乗算回数を減ら すようなアルゴリズムが多く提案されてきた<sup>5)~8)</sup>.

しかし今日では,多くのプロセッサにおいて浮動小 数点加算と浮動小数点乗算は同じ速さで実行できる. さらに,加算と乗算を同時に行える積和演算命令を持 つプロセッサも多い. 積和演算命令を持たないプロセッサでは,実数の加 算回数と乗算回数の和が演算命令数となるが,積和演 算命令を持つプロセッサでは,加算回数と乗算回数の 比によって,演算命令数が変化する.

FFT において積和演算命令に着目した研究として は,Goedecker による2,3,4,5基底 FFT カーネ ルにおける積和演算命令に向いた手法<sup>9)</sup>が知られてい る.ところが,同様の手法を用いた8基底 FFT カー ネルは提案されていない.その理由は,Goedecker に よる積和演算命令に向いた手法を8基底の場合に適用 したとしても,4基底の場合に比べて演算命令数が削 減されないからであるとされている<sup>9)</sup>.

しかし,実際の FFT の性能は演算命令数だけでは なく,ロードとストアの回数にも大きく影響される.

近年のプロセッサの演算速度に対するメモリのアク セス速度は相対的に遅くなってきており,メモリアク セス回数を減らすことは,より重要になっている.特 に,SMP構成の計算機では演算速度に対するメモリの アクセス速度の差は,さらに大きくなると予想される.

したがって,近年のプロセッサにおける FFT アル ゴリズムは,演算回数だけではなく,メモリアクセス 回数も減らすことが今まで以上に重要である.

8 基底の FFT は, 2 基底や4 基底の FFT と比べて

<sup>†</sup> 東京大学情報基盤センター

Information Technology Center, University of Tokyo 現在,埼玉大学大学院理工学研究科

Presently with Graduate School of Science and Engineering, Saitama University

演算回数が減るだけでなく,2基底のFFTと比べて トータルのロードとストアの回数が1/3で済み,4基 底のFFTと比べても,ロードとストアの回数が2/3 で済むという利点がある.これは,基底を大きくす るに従ってデータを再利用できる回数が増えるために ロードとストアの回数が減るからである<sup>4)</sup>.

これらの事実から,積和演算命令を適用しやすい8 基底 FFT カーネルを構築することにより,Goedecker による積和演算命令に向いた2基底や4基底のFFT カーネルに比べてもさらに高速にFFTが計算できる と予想される.

本論文では積和演算命令に向いた 8 基底 FFT カー ネルを提案するとともに,積和演算命令を持つプロ セッサを搭載したワークステーション IBM RS/6000 590,および共有メモリ型ベクトル並列計算機 NEC SX-4 上に実現し,性能評価を行う.

なお特に断わらない限り,本論文で取り扱う FFT は複素 FFT を意味することとし,積和演算命令とは, x = y + z \* wのような,4オペランドの積和演算命 令を意味するものとする.ここで,x,y,z > wは 浮動小数点レジスタである.また,本論文では積和演 算命令を持つプロセッサにおいて,加算,乗算または 積和演算はそれぞれ1命令で実行でき,実行に必要な マシンサイクル数は同じであると仮定する.さらに, 実行された浮動小数点演算命令の数を「演算命令数」 と定義する.

以下,2章で高速 Fourier 変換について,3章で Goedecker の積和演算命令に向いた手法について述べ る.4章で従来の8基底 FFT カーネルについて述べ, 5章で本論文で提案する8基底 FFT カーネルを示す. 6章で演算命令数およびロードとストアの回数の比較 を行い,7章で誤差の評価を行う.8章で性能評価結 果を示す.最後の9章はまとめである.

2. 高速 Fourier 変換

FFTは,離散 Fourier 変換(discrete Fourier transform,以下 DFT)を高速に計算するアルゴリズムとして知られている.本論文では $\omega_n = e^{-2\pi i/n}$ ,  $i = \sqrt{-1}$ とする.すると,DFTは次式で定義される.

$$y_k = \sum_{j=0}^{n-1} x_j \omega_n^{jk}, \quad 0 \le k \le n-1$$
 (1)

FFT カーネル<sup>3),4)</sup> は FFT において,最内側のルー プで計算される処理であり,FFT カーネルの基底 (radix)を p で表すと,次式で表される.

$$Y(k) = \sum_{j=0}^{p-1} X(j) \Omega^j \omega_p^{jk}$$
<sup>(2)</sup>

ここで  $\Omega$  はひねり係数 (twiddle factor  $\beta$ ) と呼ばれる 1 の原始根であり, 複素数である.

基底 p の FFT カーネルでは,入力データ X(j) に ひねり係数  $\Omega^j$ を掛けたものに対して p 点のショート DFT<sup>10)</sup> が実行される.

式 (2) を計算するために,今までにさまざまな手法 が提案されている<sup>11),12)</sup>.

3. Goedecker の積和演算命令に向いた手法

Goedecker による積和演算命令に向いた手法<sup>9)</sup> を 説明する.説明を簡単にするために,式(2)において p = 2の場合,つまり2基底 FFT カーネルを例に示 す.以後,X(j)の実数部,虚数部をそれぞれ $X_R(j)$ ,  $X_I(j)$ とし,Y(k)についても同様に $Y_R(k)$ , $Y_I(k)$ とする.また,ひねり係数 $\Omega^j$ においても、実数部と 虚数部をそれぞれ $wr_i$ と $wi_i$ とする.

従来の 2 基底 FFT カーネルは以下のように表される.

$$u0 = X_{R}(0)$$
  

$$v0 = X_{I}(0)$$
  

$$r = X_{R}(1)$$
  

$$s = X_{I}(1)$$
  

$$u1 = r * wr_{1} - s * wi_{1}$$
  

$$v1 = r * wi_{1} + s * wr_{1}$$
  

$$Y_{R}(0) = u0 + u1$$
  

$$Y_{I}(0) = v0 + v1$$
  

$$Y_{R}(1) = u0 - u1$$
  

$$Y_{I}(1) = v0 - v1$$

この FFT カーネルを積和演算命令を持つプロセッサ で実行する際には, u1 および v1 を計算するのに積和 演算が合計 2 回と乗算が合計 2 回必要であり,  $Y_R(0)$ ,  $Y_I(0)$ ,  $Y_R(1)$ ,  $Y_I(1)$  の計算において加算が合計 4 回 必要である.つまり, この FFT カーネルの総演算命 令数は 8 回となる.なお, u1 や v1 が

$$u1 = 0 + r * wr_1$$
  

$$u1 = u1 - s * wi_1$$
  

$$v1 = 0 + r * wi_1$$
  

$$v1 = v1 - s * wr_1$$

のように実行される場合においても,u1 および v1 を 計算するのに積和演算が合計 4 回必要となり, $Y_R(0)$ ,  $Y_I(0)$ , $Y_R(1)$ , $Y_I(1)$ の計算において加算が合計 4 回 必要であるので,FFT カーネルの総演算命令数は 8 回となる.

| 1  | $\cos_4 = \cos(\pi/4)$      | 22 $u5 = r * wr_5 - s * wi_5$ | 43 $s5 = v2 - v6$     | 64 $u0 = r4 + s5$            |
|----|-----------------------------|-------------------------------|-----------------------|------------------------------|
| 2  | $u0 = X_R(0)$               | 23 $v5 = r * wi_5 + s * wr_5$ | 44 $r6 = u1 - u5$     | 65 $v0 = s4 - r5$            |
| 3  | $v0 = X_I(0)$               | 24 $r = X_R(6)$               | 45 $s6 = v1 - v5$     | 66 $u1 = r4 - s5$            |
| 4  | $r = X_R(1)$                | 25 $s = X_I(6)$               | 46 $r7 = u3 - u7$     | 67 $v1 = s4 + r5$            |
| 5  | $s = X_I(1)$                | 26 $u6 = r * wr_6 - s * wi_6$ | 47 $s7 = v3 - v7$     | 68 $u4 = r6 + s7$            |
| 6  | $u1 = r * wr_1 - s * wi_1$  | 27 $v6 = r * wi_6 + s * wr_6$ | 48 $u0 = r0 + r1$     | 69 $v4 = s6 - r7$            |
| 7  | $v1 = r * wi_1 + s * wr_1$  | 28 $r = X_R(7)$               | 49 $v0 = s0 + s1$     | 70 $u5 = s7 - r6$            |
| 8  | $r = X_R(2)$                | 29 $s = X_I(7)$               | 50 $u1 = r0 - r1$     | 71 $v5 = s6 + r7$            |
| 9  | $s = X_I(2)$                | 30 $u7 = r * wr_7 - s * wi_7$ | 51 $v1 = s0 - s1$     | 72 $u2 = cos_4 * (u4 + v4)$  |
| 10 | $u2 = r * wr_2 - s * wi_2$  | 31 $v7 = r * wi_7 + s * wr_7$ | 52 $u2 = r2 + r3$     | 73 $v2 = cos_4 * (v4 - u4)$  |
| 11 | $v2 = r * wi_2 + s * wr_2$  | 32 $r0 = u0 + u4$             | 53 $v2 = s2 + s3$     | 74 $u3 = \cos_4 * (u5 + v5)$ |
| 12 | $r = X_R(3)$                | 33 $s0 = v0 + v4$             | 54 $u3 = r2 - r3$     | 75 $v3 = cos_4 * (u5 - v5)$  |
| 13 | $s = X_I(3)$                | 34 $r1 = u2 + u6$             | 55 $v3 = s2 - s3$     | 76 $Y_R(1) = u0 + u2$        |
| 14 | $u_3 = r * wr_3 - s * wi_3$ | 35 $s1 = v2 + v6$             | 56 $Y_R(0) = u0 + u2$ | 77 $Y_I(1) = v0 + v2$        |
| 15 | $v3 = r * wi_3 + s * wr_3$  | 36 $r2 = u1 + u5$             | 57 $Y_I(0) = v0 + v2$ | 78 $Y_B(5) = u0 - u2$        |
| 16 | $r = X_R(4)$                | 37 $s2 = v1 + v5$             | 58 $Y_R(4) = u0 - u2$ | 79 $Y_I(5) = v0 - v2$        |
| 17 | $s = X_I(4)$                | 38 $r3 = u3 + u7$             | 59 $Y_I(4) = v0 - v2$ | 80 $V_P(3) = u1 + u3$        |
| 18 | $u4 = r * wr_4 - s * wi_4$  | $39 \ s3 = v3 + v7$           | 60 $Y_R(2) = u1 + v3$ | 81 $V_r(3) = v1 \pm u3$      |
| 19 | $v4 = r * wi_4 + s * wr_4$  | 40 $r4 = u0 - u4$             | 61 $Y_I(2) = v1 - u3$ | $V_{-}(7) = v_{1} + u_{3}$   |
| 20 | $r = X_R(5)$                | 41 $s4 = v0 - v4$             | 62 $Y_R(6) = u1 - v3$ | $K_{R}(1) = u_{1} - u_{3}$   |
| 21 | $s = X_I(5)$                | 42 $r_5 = u_2 - u_6$          | 63 $Y_I(6) = v1 + u3$ | 83 $Y_I(t) = v1 - v3$        |

図 1 従来の 8 基底 FFT カーネル

Fig. 1 Conventional radix-8 FFT kernel.

Goedecker の積和演算命令に向いた手法では, $a \neq 0$ のときに

 $ax + by \rightarrow a(x + (b/a)y)$  (3) の変形が可能であることを利用し,積和演算命令を持 つプロセッサにおいて FFT カーネルの演算命令数を 削減している.

従来の 2 基底 FFT カーネルでは  $wr_1 \neq 0$  である ので,式 (3) の変形が可能であり,Goedecker による 積和演算命令に向いた 2 基底 FFT カーネルは次のよ うになる.

$$wi_{1} = wi_{1}/wr_{1}$$

$$u0 = X_{R}(0)$$

$$v0 = X_{I}(0)$$

$$r = X_{R}(1)$$

$$s = X_{I}(1)$$

$$u1 = r - s * wi_{1}$$

$$v1 = r * wi_{1} + s$$

$$Y_{R}(0) = u0 + u1 * wr_{1}$$

$$Y_{I}(0) = v0 + v1 * wr_{1}$$

$$Y_{R}(1) = u0 - u1 * wr_{1}$$

$$Y_{I}(1) = v0 - v1 * wr_{1}$$

この Goedecker による積和演算命令に向いた 2 基底 FFT カーネルを積和演算命令を持つプロセッサで実 行する際には, $u_1$ , $v_1$ , $Y_R(0)$ , $Y_I(0)$ , $Y_R(1)$ , $Y_I(1)$ を計算するのに積和演算命令が合計 6 回必要である. つまり,この FFT カーネルの総演算命令数は 6 回で 済むことが分かる.なお, $wi_1 = wi_1/wr_1$ の値はあ らかじめ計算しておくものとする.

## 4. 従来の 8 基底 FFT カーネル

従来の 8 基底 FFT カーネル<sup>2),4)</sup> を図 1 に示す.従 来の 8 基底 FFT カーネルは,前半部分(行番号 1~ 31)と後半部分(行番号 32~83)に分けることができ る.前半部分は入力データ X(j)とひねり係数  $\Omega^{j}$ の 積の計算であり,j = 1, 2, ..., 7に対して行うので7 回の複素数の乗算が必要になる.複素数の乗算は,通 常の計算方法では実数の乗算が4回と実数の加算が2 回必要になる.したがって,乗算と加算の比が2:1と なり,積和演算命令を持つプロセッサでは,加算器が 半分遊んでしまうことになる.

また,変換の後半部分は4回の実数の乗算に対して 52回の実数の加算となっている.つまり,後半部分で は逆に乗算器が有効に使われていないことが分かる. このように,従来の8基底FFTカーネルは積和演算 命令に適しているとはいいがたい.

# 5. 提案する 8 基底 FFT カーネル

4 章で述べたように,従来の8基底FFTカーネル では乗算と加算の回数がアンバランスであり,積和演 算命令が活用できない.そこで,8基底FFTカーネ ルを変形して,積和演算命令を有効に活用することを 考える.

式 (3) の変形を図 1 の従来の 8 基底 FFT カーネル に繰り返し適用することで,図 2 に示すような積和

| 1  | $cos_4 = \cos(\pi/4)$                       | 24 | $r = X_R(3)$             | 48 | $r2 = u1 + u5 * wr_{51}$                      | 72 | $Y_R(2) = u1 + v3 * wr_1$                |
|----|---------------------------------------------|----|--------------------------|----|-----------------------------------------------|----|------------------------------------------|
| 2  | $wi_1 = wi_1/wr_1$                          | 25 | $s = X_I(3)$             | 49 | $s2 = v1 + v5 * wr_{51}$                      | 73 | $Y_I(2) = v1 - u3 * wr_1$                |
| 3  | $wi_2 = wi_2/wr_2$                          | 26 | $u3 = r - s * wi_3$      | 50 | $r3 = u3 + u7 * wr_{73}$                      | 74 | $Y_R(6) = u1 - v3 * wr_1$                |
| 4  | $wi_3 = wi_3/wr_3$                          | 27 | $v3 = r * wi_3 + s$      | 51 | $s3 = v3 + v7 * wr_{73}$                      | 75 | $Y_I(6) = v1 + u3 * wr_1$                |
| 5  | $wi_4 = wi_4/wr_4$                          | 28 | $r = X_R(4)$             | 52 | $r4 = u0 - u4 * wr_4$                         | 76 | $u0 = r4 + s5 * wr_2$                    |
| 6  | $wi_{5} = wi_{5}/wr_{5}$                    | 29 | $s = X_I(4)$             | 53 | $s4 = v0 - v4 * wr_4$                         | 77 | $v0 = s4 - r5 * wr_2$                    |
| 7  | $wi_{i_{i_{i_{i_{i_{i_{i_{i_{i_{i_{i_{i_{i$ | 30 | $u4 = r - s * wi_4$      | 54 | $r5 = u2 - u6 * wr_{62}$                      | 78 | $u1 = r4 - s5 * wr_2$                    |
| 0  | $wi_0 = wi_0 / wr_0$                        | 31 | $v4 = r * wi_4 + s$      | 55 | $s5 = v2 - v6 * wr_{62}$                      | 79 | $v1 = s4 + r5 * wr_2$                    |
| 0  | $w_{i7} = w_{i7}/w_{i7}$                    | 32 | $r = X_R(5)$             | 56 | $r6 = u1 - u5 * wr_{51}$                      | 80 | $u4 = r6 + s7 * wr_{31}$                 |
| 9  | $wr_{31} = wr_3/wr_1$                       | 33 | $s = X_I(5)$             | 57 | $s6 = v1 - v5 * wr_{51}$                      | 81 | $v4 = s6 - r7 * wr_{31}$                 |
| 10 | $wr_{51} = wr_5/wr_1$                       | 34 | $u5 = r - s * wi_5$      | 58 | $r_{7}^{7} = u_{3}^{7} - u_{7}^{7} * wr_{73}$ | 82 | $u5 = s7 * wr_{31} - r6$                 |
| 11 | $wr_{62} = wr_6/wr_2$                       | 35 | $v5 = r * wi_5 + s$      | 59 | $s7 = v3 - v7 * wr_{73}$                      | 83 | $v5 = s6 + r7 * wr_{31}$                 |
| 12 | $wr_{73} = wr_7/wr_3$                       | 36 | $r = X_R(6)$             | 60 | $u0 = r0 + r1 * wr_2$                         | 84 | u2 = u4 + v4                             |
| 13 | $wr_{121} = wr_1 * \cos_4$                  | 37 | $s = X_I(6)$             | 61 | $v0 = s0 + s1 * wr_2$                         | 85 | v2 = v4 - u4                             |
| 14 | $u0 = X_R(0)$                               | 38 | $u6 = r - s * wi_6$      | 62 | $u1 = r0 - r1 * wr_2$                         | 86 | u3 = u5 + v5                             |
| 15 | $v0 = X_I(0)$                               | 39 | $v6 = r * wi_6 + s$      | 63 | $v1 = s0 - s1 * wr_2$                         | 87 | v3 = u5 - v5                             |
| 16 | $r = X_R(1)$                                | 40 | $r = X_R(7)$             | 64 | $u_2 = r_2 + r_3 * wr_{31}$                   | 88 | $Y_R(1) = u0 + u2 * wr_{121}$            |
| 17 | $s = X_I(1)$                                | 41 | $s = X_I(7)$             | 65 | $v_2 = s_2 + s_3 * wr_{31}$                   | 89 | $Y_I(1) = v0 + v2 * wr_{121}$            |
| 18 | $u1 = r - s * wi_1$                         | 42 | $u7 = r - s * wi_7$      | 60 | $u_3 = r_2 - r_3 * w r_{31}$                  | 90 | $Y_R(5) = u0 - u2 * wr_{121}$            |
| 19 | $v1 = r * wi_1 + s$                         | 43 | $v7 = r * wi_7 + s$      | 60 | $v_3 \equiv s_2 - s_3 * w r_{31}$             | 91 | $Y_I(5) = v0 - v2 * wr_{121}$            |
| 20 | $r = X_R(2)$                                | 44 | $r0 = u0 + u4 * wr_4$    | 00 | $I_R(0) = u0 + u2 * wr_1$                     | 92 | $Y_B(3) = u1 + u3 * wr_{121}$            |
| 21 | $s = X_I(2)$                                | 45 | $s0 = v0 + v4 * wr_4$    | 69 | $Y_I(0) = v_0 + v_2 * wr_1$                   | 93 | $Y_{I}(3) = v1 + v3 * wr_{121}$          |
| 22 | $u2 = r - s * wi_2$                         | 46 | $r1 = u2 + u6 * wr_{62}$ | 70 | $Y_R(4) = u0 - u2 * wr_1$                     | 94 | $V_{\rm P}(7) = u1 = u3 * u r_{121}$     |
| 23 | $v2 = r * wi_2 + s$                         | 47 | $s1 = v2 + v6 * wr_{62}$ | 71 | $Y_I(4) = v0 - v2 * wr_1$                     | 05 | $V_{\rm K}(7) = a_1 - a_2 + a_{\rm max}$ |
|    |                                             |    |                          |    |                                               | 95 | $I_{I}(I) = 01 - 03 * WT_{121}$          |

図 2 提案する 8 基底 FFT カーネル

Fig. 2 New radix-8 FFT kernel.

演算命令に向いた8基底 FFT カーネルが導かれる.

なお,これらの変形はくくり出す変数が0でないこ とが明らかでないと行えず,最適化コンパイラでは困 難な変形であることに注意しておく.

図 2 に示すように,提案した 8 基底 FFT カーネル では, $wi_1$  から  $wi_7$  の値は  $\sin \alpha$  ではなく  $\tan \alpha$  の 形になっており, $wr_{31}$  から  $wr_{73}$  の値は  $\cos \alpha / \cos \beta$ の形になっていることが分かる.これらの値はあらか じめテーブルとして作成しておけるので,何回も FFT を実行する場合においてはオーバヘッドは無視できる.

# 6. 演算命令数およびロードとストアの回数の 比較

演算命令数およびロードとストアの回数の比較にあ たっては,従来の4基底FFTカーネル,Goedecker による積和演算命令に向いた4基底FFTカーネル<sup>9)</sup>, 従来の8基底FFTカーネル,そして提案した8基 底FFTカーネルの4種類の各FFTカーネルの浮動 小数点演算命令数およびロードとストアの回数を比較 した.議論の前提として,FFTカーネルが最も高速 に実行できる場合とは,浮動小数点演算命令数および ロード+ストア回数が最も少ない場合であるとする. したがって,浮動小数点演算命令数が同じであっても, ロード+ストア回数が少なければ,そのFFTカーネ

#### 表 1 積和演算命令を持つプロセッサにおける各 FFT カーネル内 の演算命令数

Table 1 Number of floating-point instructions for FFT kernels on a processor with multiply-add instruction.

|                      | 浮動小数点演算 | ロード | ストア |
|----------------------|---------|-----|-----|
| Conventional Radix-4 | 28      | 8   | 8   |
| Goedecker Radix-4    | 22      | 8   | 8   |
| Conventional Radix-8 | 84      | 16  | 16  |
| New Radix-8          | 66      | 16  | 16  |

ルは最も高速に実行できることになる.

6.1 積和演算命令を持つプロセッサの場合

積和演算命令を持つプロセッサにおける,各FFT カーネル内の演算命令数を表1に示す.

表1において,浮動小数点演算と書いてある項目で は,実数の乗算,加算,積和演算をそれぞれ1演算と した場合の合計の演算命令数を比較している.表1か ら分かるように,提案した8基底FFTカーネルは, 従来の8基底FFTカーネルに比べて演算命令数が84 回から66回に削減されている.これは約21%の演算 命令数の削減になる.

 $n = p^t$  と表される場合,  $n \perp FFT$ の演算回数 Tは, p 基底 FFT カーネルの演算回数を  $T_p$  とすると,

$$T = T_p \cdot \frac{1}{p} \log_p n = T_p \cdot \frac{t}{p} \tag{4}$$

表 2 積和演算命令を持つプロセッサにおける各 FFT カーネルによる n 点 FFT の演算命令数

Table 2 Number of floating-point instructions for n point FFTs on a processor with multiply-add instruction.

|                      | 浮動小数点演算         | ロード + ストア         | 比     |
|----------------------|-----------------|-------------------|-------|
| Conventional Radix-4 | $3.5n\log_2 n$  | $2n\log_2 n$      | 1.75  |
| Goedecker Radix-4    | $2.75n\log_2 n$ | $2n\log_2 n$      | 1.375 |
| Conventional Radix-8 | $3.5n\log_2 n$  | $1.333n \log_2 n$ | 2.625 |
| New Radix-8          | $2.75n\log_2 n$ | $1.333n\log_2 n$  | 2.063 |

表 3 積和演算命令を持たないプロセッサにおける各 FFT カーネル内の演算命令数

Table 3 Number of floating-point instructions for FFT kernels on a processor without multiply-add instruction.

|                      | 乗算 | 加算 | エード | ストア |
|----------------------|----|----|-----|-----|
| Conventional Radix-4 | 12 | 22 | 8   | 8   |
| Goedecker Radix-4    | 14 | 22 | 8   | 8   |
| Conventional Radix-8 | 32 | 66 | 16  | 16  |
| New Radix-8          | 38 | 66 | 16  | 16  |

表 4 積和演算命令を持たないプロセッサにおける各 FFT カーネルによる n 点 FFT の演算命令数

Table 4 Number of floating-point instructions for n point FFTs on a processor without multiply-add instruction.

|                      | 乗算 + 加算           | ロード + ストア         | 比     |
|----------------------|-------------------|-------------------|-------|
| Conventional Radix-4 | $4.25n\log_2 n$   | $2n\log_2 n$      | 2.125 |
| Goedecker Radix-4    | $4.5n\log_2 n$    | $2n\log_2 n$      | 2.25  |
| Conventional Radix-8 | $4.083n\log_2 n$  | $1.333n \log_2 n$ | 3.063 |
| New Radix-8          | $4.333n \log_2 n$ | $1.333n \log_2 n$ | 3.25  |

で表される<sup>4)</sup>.

表1に基づき式 (4) より算出した,積和演算命令を 持つプロセッサにおける各 FFT カーネルによる n 点 FFT の演算命令数を表2に示す.なお,表2におい て「比」とは,浮動小数点演算命令数をロード+スト アの回数で割った値である.

表2から分かるように,提案した8基底FFTカー ネルの演算命令数は従来の8基底FFTカーネルに比 べて削減されているものの,Goedeckerによる積和演 算命令に向いた4基底FFTカーネルと演算命令数は 同一になっている.

ところが,提案した8基底FFTカーネルのロー ド+ストアの回数は,Goedeckerの4基底FFTカー ネルの2/3になっている.つまり,浮動小数点演算 とロード+ストアの回数の比はGoedeckerの4基底 FFTカーネルが1.375対1であるのに対して,提案し た8基底FFTカーネルでは2.063対1となっている.

したがって,提案した8基底FFTカーネルは Goedeckerの4基底FFTカーネルに比べてメモリ アクセスが少なく,有利であることが分かる.

6.2 積和演算命令を持たないプロセッサの場合 積和演算命令を持たないプロセッサにおける各 FFT カーネルの演算命令数を表3に示す.

積和演算命令を持たないプロセッサの場合,提案した8基底FFTカーネルの乗算命令数は,図2をそのまま計算すれば62回必要である.ところが,それらのうち共通な乗算が24回あるために,これらをあらかじめ計算しておくことにより,積和演算命令を持たないプロセッサの場合,乗算命令数は表3に示すように38回で済むことが分かる.

表3に基づき式(4)より算出した,積和演算命令を 持たないプロセッサにおける各FFTカーネルによる n点FFTの演算命令数を表4に示す.なお,表4に おいて「比」とは,乗算+加算の回数をロード+スト アの回数で割った値である.

表4から分かるように,提案した8基底FFTカー ネルの乗算と加算の合計演算命令数はGoedeckerの4 基底FFTカーネルに比べて,約4%の演算命令数の削 減になっているが,従来の8基底FFTカーネルに比 べると演算命令数が約6%増えている.これは,提案 した8基底FFTカーネルでは,乗算と加算のバラン スを改善するために,乗算を増やしているからである.

したがって, 積和演算命令を持たないプロセッサでは, 提案した 8 基底 FFT カーネルは従来の 8 基底



図 3 8 基底 FFT カーネルの相対 RMS 誤差 (IBM RS/6000 590)

Fig. 3 Relative RMS error of radix-8 FFTs (IBM RS/6000 590).

FFT カーネルに比べて不利であることが分かる.

### 7. 誤差の評価

FFT における誤差は, FFT の実装方法やひねり係 数の精度に依存することが知られている<sup>13)~15)</sup>.

誤差の評価にあたっては, 文献 16) で行われている ように, 従来の8基底 FFT カーネルおよび提案した 8基底 FFT カーネルの各々について,疑似乱数デー タに対する FFT と逆 FFT を IEEE 表現の倍精度計 算で順に行った結果と, FFT を計算する前のデータ を比較することにより行った.

図3に従来の8基底FFTカーネル(図1)の相対 RMS(Root Mean Square)誤差と提案した8基底 FFTカーネル(図2)の相対RMS誤差を,積和演算 命令を持つプロセッサを搭載したワークステーション IBM RS/6000 590 において比較したものを示す.コ ンパイラは IBM の XL Fortran V3.2を用い,最適 化オプションとして-03 -qarch=pwr2 -qtune=pwr2 -qstrictを指定した.

図3から分かるように,提案した8基底FFTカー ネルは従来の8基底FFTカーネルに比べて2<sup>6</sup>(=64) 点FFTにおいて若干誤差が増えているものの,精度 の大きな低下は見られない.誤差が増える原因として は,提案した8基底FFTカーネルを積和演算命令を 持つプロセッサで実行する場合,従来の8基底FFT カーネルに比べて浮動小数点演算の演算命令数は少な くなっているが,加減算回数に変化はないものの乗算 回数が32回から62回に増加していることによるも のと推察される.

### 8. 性能評価

性能評価にあたっては,FFT カーネルのみの性能を 比較するために,複数(m)組のn点FFTを同時に計 算し,実行時間を比較した.このような最内側ループが m回繰り返される実行形態は,"four step"FFT<sup>4),17)</sup> や多次元FFT に見ることができる.MFLOPS 値お よびGFLOPS 値の算出にあたっては,今回取り扱っ ているFFT が複素FFT であるので,n点FFTの演算回 数は $5n \log_2 n$ とし,m組のn点FFTの演算回 数は $5m \cdot n \log_2 n$ とした.

なお FFT の計算は倍精度複素数で行い,三角関数 のテーブルはあらかじめ作り置きとしている.

計算機としては,ワークステーション IBM RS/6000 590(POWER2 66 MHz,ピーク性能 266 MFLOPS) および共有メモリ型ベクトル並列計算機 NEC SX-4 (1CPU あたりのピーク性能 2 GFLOPS)を用いた. これら 2 つの計算機には,積和演算命令を持つプロ セッサが搭載されている.

8.1 IBM RS/6000 590 による測定結果

IBM RS/6000 590 においては, IBM のライブラ リである ESSL V2.2 の FFT ルーチン (DCFT) およ び, Goedecker による積和演算命令に向いた 4 基底 FFT カーネル, 従来の 8 基底 FFT カーネル, そして 提案した 8 基底 FFT カーネルの 4 種類の性能の比較 を行った.

コンパイラは IBM の XL Fortran V3.2 を用 い,最適化オプションとして-03 -qarch=pwr2 -qhot -qtune=pwr2 を指定した.測定に際しては,CPU時 間を測定した.IBM RS/6000 590 における 64 組の 64 (= 4<sup>3</sup> = 8<sup>2</sup>) 点 FFT および 1024 組の 64 点 FFT の実行時間を表 5 に示す.

表5から分かるように,64組の64点FFTでも1024 組の64点FFTにおいても,提案した8基底FFTカー ネルは,ESSLのDCFTルーチン,Goedeckerによる 積和演算命令に向いた4基底FFTカーネルや従来の 8基底FFTカーネルに比べて,高い性能が得られている.

まず,提案した8基底FFTカーネルと,Goedecker による積和演算命令に向いた4基底FFTカーネルの性 能について考察する.今回評価に用いたIBM RS/6000 590ではデータキャッシュの大きさが128 KBであり, 搭載されている POWER2 プロセッサは浮動小数点 演算命令とロード+ストア命令をオーバラップして実 行できる.さらに表2から分かるように,4,8基底

 <sup>&</sup>quot;-03"は最適化のレベルが 3 を意味し、"-qarch=pwr2"、
 "-qtune=pwr2"は POWER2 向けの最適化を意味する、
 "-qstrict"は、"-03"が行う最適化のうちプログラムの意味が変わらない最適化のみを行うオプションである。

| 表 5 | 4,8基底      | €の FFT カーネル(64 および 1024 組の 64 点 FFT)の性能(IBM RS/6000 590)            |
|-----|------------|---------------------------------------------------------------------|
|     | Table 5 $$ | Performance of radix-4,8 FFT kernel (execution times of 64 and 1024 |
|     |            | evaluations of 64-point FFTs) on IBM $RS/6000$ 590.                 |

|                      | 64 組の 64 点 FFT |        | 1024 組の 64 点 FFT |        |  |
|----------------------|----------------|--------|------------------|--------|--|
|                      | Time (msec)    | MFLOPS | Time (msec)      | MFLOPS |  |
| DCFT (ESSL)          | 0.5157         | 238.26 | 17.139           | 114.71 |  |
| Goedecker Radix-4    | 0.4913         | 250.10 | 16.094           | 122.16 |  |
| Conventional Radix-8 | 0.5304         | 231.68 | 12.031           | 163.41 |  |
| New Radix-8          | 0.4865         | 252.61 | 11.465           | 171.49 |  |

表 6 4,8 基底の FFT カーネル(65536 組の 64 点 FFT)の性能(NEC SX-4) Table 6 Performance of radix-4,8 FFT kernel (execution times of 65536 evaluations of 64-point FFTs) on NEC SX-4.

| # CPU | Conventional Radix-4 |        | Goedecker Radix-4 |        | Conventional Radix-8 |        | New Radix-8 |        |
|-------|----------------------|--------|-------------------|--------|----------------------|--------|-------------|--------|
|       | Time (sec)           | GFLOPS | Time (sec)        | GFLOPS | Time (sec)           | GFLOPS | Time (sec)  | GFLOPS |
| 1     | 0.07844              | 1.604  | 0.06931           | 1.815  | 0.07458              | 1.687  | 0.06817     | 1.846  |
| 2     | 0.03942              | 3.192  | 0.03479           | 3.617  | 0.03750              | 3.355  | 0.03410     | 3.690  |
| 4     | 0.01974              | 6.373  | 0.01745           | 7.209  | 0.01873              | 6.717  | 0.01710     | 7.359  |

表 7 4,8 基底の FFT カーネル(1024 組の 4096 点 FFT)の性能(NEC SX-4) Table 7 Performance of radix-4,8 FFT kernel (execution times of 1024 evaluations of 4096-point FFTs) on NEC SX-4.

| // ODU | Conventional Radix-4 |        | Goedecker Radix-4 |        | Conventional Radix-8 |        | New Radix-8 |        |
|--------|----------------------|--------|-------------------|--------|----------------------|--------|-------------|--------|
| # CPU  | Time (sec)           | GFLOPS | Time (sec)        | GFLOPS | Time (sec)           | GFLOPS | Time (sec)  | GFLOPS |
| 1      | 0.16720              | 1.505  | 0.14463           | 1.740  | 0.16147              | 1.559  | 0.14119     | 1.782  |
| 2      | 0.08399              | 2.996  | 0.07239           | 3.476  | 0.08054              | 3.125  | 0.07067     | 3.561  |
| 4      | 0.04205              | 5.985  | 0.03628           | 6.936  | 0.04044              | 6.224  | 0.03548     | 7.092  |

FFT カーネルでは,浮動小数点演算命令数に比べて ロード+ストア命令が少なくなっている.

64 組の 64 点 FFT ではデータの大きさが 64 KB と なり,キャッシュにデータが入ってしまうために,ロー ド+ストア命令の実行サイクルは浮動小数点演算命令 の実行サイクルにほとんど隠れてしまう.したがって, この場合においては性能を決定する主な要因は浮動小 数点演算命令数となる.Goedeckerによる積和演算命 令に向いた 4 基底 FFT カーネルと提案した 8 基底 FFT カーネルでは浮動小数点演算命令数が同じであ るために,性能は約1%しか向上していない.

ところが,1024 組の 64 点 FFT ではデータの大き さが1MBになり,キャッシュにデータが入り切らない ために,ロード+ストア命令の実行サイクルは浮動小 数点演算命令の実行サイクルで隠すことができなくな る.したがって,この場合においては性能を決定する 主な要因は浮動小数点演算命令数ではなく,ロード+ ストア回数となる.

このように,ロード+ストア命令の実行サイクルが 浮動小数点演算命令の実行サイクルで隠せない場合に おいては,提案した8基底FFTカーネルはGoedecker による積和演算命令に向いた4基底FFTカーネルに 比べてロード+ストア回数が2/3であるため,理想的 には50%高速になると考えられる.実際の性能評価の 結果は,表5より提案した8基底FFTカーネルでは 171.49 MFLOPS, Goedecker による積和演算命令に 向いた4基底FFTカーネルでは122.16 MFLOPSで あるので,提案した8基底FFTカーネルが約40%高 速になっている.

この結果より,提案した8基底FFTカーネルは, ロード+ストア命令の実行サイクルが浮動小数点演 算命令の実行サイクルで隠せない場合については, Goedeckerによる積和演算命令に向いた4基底FFT カーネルに比べて有利であるといえる.

次に,提案した8基底FFTカーネルと,従来の8基 底FFTカーネルの性能について考察する.表2から 分かるように,提案した8基底FFTカーネルは従来の 8基底FFTカーネルに比べて演算命令数が約21%削 減されているが,表5の64組の64点FFTでは約 9%の高速化にとどまっている.原因としては,提案し た8基底FFTカーネルと従来の8基底FFTカーネ ルではロード+ストア回数が同一であること,そして ロード+ストア命令の実行サイクルが浮動小数点演算 命令の実行サイクルに完全には隠れていないために, 浮動小数点演算命令数の比のとおりには高速化されて いないことが考えられる.

8.2 NEC SX-4 による測定結果

NEC SX-4 においては, IBM RS/6000 590 の場

合と同様に,従来の4基底 FFT カーネルおよび, Goedecker による積和演算命令に向いた4基底 FFT カーネル,従来の8基底 FFT カーネル,そして提案 した8基底 FFT カーネルの4種類の性能の比較を 行った.

NEC SX-4 の評価に際しては,1 CPU~4 CPU に よる経過時間を測定した.コンパイラは NEC の FOR-TRAN77/SX (Rev.134)を用い,最適化オプション として1 CPU の実行に際しては -C hopt -piを用 い,2 CPU,4 CPU の実行に際しては -P auto -C hopt -piを用いた .なお2 CPU,4 CPU による実 行では,最内側ループの部分が並列実行されている. NEC SX-4 における 65536 組の 64 (= 4<sup>3</sup> = 8<sup>2</sup>) 点 FFT および 1024 組の 4096 (= 4<sup>6</sup> = 8<sup>4</sup>) 点 FFT の 実行時間を表 6,表7 に示す.

まず,提案した8基底 FFT カーネルと, Goedecker による積和演算命令に向いた4基底 FFT カーネルの 性能について考察する.表6,表7によると,提案し た8基底 FFT カーネルは Goedecker による積和演算 命令に向いた4基底 FFT カーネルに比べて約1.7%~ 2.4%高速になっている.

今回評価に用いた NEC SX-4 では各 CPU でベク トル処理を行っており、データ数が大きくなってもメ モリアクセス性能は低下していない.さらに、NEC SX-4 では POWER2 プロセッサと同様に浮動小数点 演算命令とロード+ストア命令をオーバラップして実 行できること、そして 4 CPU の場合でもメモリバン ド幅に余裕があるために、ロード+ストア命令の実行 サイクルは浮動小数点演算命令の実行サイクルに隠れ る場合が多くなる.つまり、IBM RS/6000 590 にお いてキャッシュにデータが入ってしまう場合と同様な 傾向になると考えられる.

しかし,ロード+ストア命令の実行サイクルが浮動 小数点演算命令の実行サイクルに完全には隠れるわ けではないので,提案した8基底FFTカーネルは Goedeckerによる積和演算命令に向いた4基底FFT カーネルに比べてロード+ストア回数が少ない分,高 い性能が得られていることが分かる.

次に,提案した8基底 FFT カーネルと,従来の8基 底 FFT カーネルの性能について考察する.表6,表7 から分かるように,提案した8基底FFTカーネルは 従来の8基底FFTカーネルに比べて演算命令数が約 21%削減されているが,約9%~14%の高速化にとど まっている.原因としては,IBMRS/6000590の場 合と同様に,提案した8基底FFTカーネルと従来の 8基底FFTカーネルではロード+ストア回数が同一 であること,そしてロード+ストア命令の実行サイク ルが浮動小数点演算命令の実行サイクルに完全には隠 れていないために,浮動小数点演算命令数の比のとお りには高速化されていないことが考えられる.

### 9. まとめ

本論文では,積和演算命令に向いた 8 基底 FFT カーネルを提案するとともに,実際に評価を行った. Goedeckerによる積和演算命令に向いた手法を 8 基底 の場合に適用しても,4 基底の場合に比べて演算命令 数が削減されないことが知られているが,8 基底 FFT のロードとストア回数は4 基底 FFT に比べて2/3 で 済むことに着目し,従来の8 基底 FFT カーネルを積 和演算命令に向いた形に変形した.その結果,積和演 算命令を持つプロセッサにおいて,従来の8 基底 FFT カーネルや Goedecker による積和演算命令に向いた 4 基底 FFT カーネルに比べても高い性能が得られる ことを確認した.

提案した 8 基底 FFT カーネルは,積和演算命令を 持つプロセッサにおいて,乗算回数は増えるが演算命 令数は減るという,一見相反する変形を行うとともに, 総演算命令数に対するメモリへのロード・ストア総数 比も減少させることで高速化を図っている.今回適用 した手法は,他の基底,たとえば6基底<sup>8),18)</sup>,12基 底<sup>18)</sup>,16基底<sup>2)</sup>のFFT カーネルなどにも有効に適 用できると考えられる.これらの実現と評価は今後の 課題である.

謝辞 有益なコメントをくださった査読者の方々に 感謝いたします.なお本研究の一部は,文部省科学研 究費補助金奨励研究(A)(課題番号10780166)の支 援を受けた.

### 参考文献

- Cooley, J.W. and Tukey, J.W.: An Algorithm for the Machine Calculation of Complex Fourier Series, *Math. Comput.*, Vol.19, pp.297– 301 (1965).
- Bergland, G.D.: A Fast Fourier Transform Algorithm Using Base 8 Iterations, *Math. Comput.*, Vol.22, pp.275–279 (1968).
- 3) Brigham, E.O.: The Fast Fourier Transform

<sup>&</sup>quot;-C hopt"は最適化およびベクトル化機能を最大限に利用でき る翻訳モードを指定するオプションであり、"-pi"は最適化プ リプロセッサを使用した手続きのインライン展開機能を利用す ることを指定するオプションである.また、"-P auto"は最適 化プリプロセッサを使用した自動並列化機能を利用することを 指定するオプションである.

and its Applications, Prentice-Hall, Englewood Cliffs, NJ (1988).

- Van Loan, C.: Computational Frameworks for the Fast Fourier Transform, SIAM Press, Philadelphia, PA (1992).
- Kolba, D.P. and Parks, T.W.: A Prime Factor FFT Algorithm Using High-Speed Convolution, *IEEE Trans. Acoust. Speech Signal Pro*cess., Vol.ASSP-25, pp.281–294 (1977).
- Winograd, S.: On Computing the Discrete Fourier Transform, *Math. Comput.*, Vol.32, pp.175–199 (1978).
- Dubois, E. and Venetsanopoulos, A.: A New Algorithm for the Radix-3 FFT, *IEEE Trans. Acoust. Speech Signal Process.*, Vol.ASSP-26, pp.222–225 (1978).
- Prakash, S. and Rao, V.V.: A New Radix-6 FFT Algorithm, *IEEE Trans. Acoust. Speech Signal Process.*, Vol.ASSP-29, pp.939– 941 (1981).
- 9) Goedecker, S.: Fast Radix 2, 3, 4, and 5 Kernels for Fast Fourier Transformations on Computers with Overlapping Multiply-Add Instructions, *SIAM J. Sci. Comput.*, Vol.18, pp.1605– 1611 (1997).
- Nussbaumer, H.J.: Fast Fourier Transform and Convolution Algorithms, second corrected and updated edition, Springer-Verlag, New York (1982).
- Singleton, R.C.: An Algorithm for Computing the Mixed Radix Fast Fourier Transform, *IEEE Trans. Audio Electroacoust.*, Vol.17, pp.93–103 (1969).
- Temperton, C.: Self-Sorting Mixed-Radix Fast Fourier Transforms, J. Comput. Phys., Vol.52, pp.1–23 (1983).
- 13) Kaneko, T. and Liu, B.: Accumulation of Round-off Error in Fast Fourier Transforms, J. ACM, Vol.17, pp.637–654 (1970).
- 14) Calvetti, D.: A Stochastic Roundoff Error Analysis for the Fast Fourier Transform, *Math. Comput.*, Vol.56, pp.755–774 (1991).
- 15) Schatzman, J.C.: Accuracy of the Discrete Fourier Transform and the Fast Fourier Transform, *SIAM J. Sci. Comput.*, Vol.17, pp.1150– 1166 (1996).
- Bailey, D.H.: A High-Performance FFT Algorithm for Vector Supercomputers, *Int. J. Supercomputer Applications*, Vol.2, pp.82–87 (1988).

- Bailey, D.H.: FFTs in External or Hierarchical Memory, *The J. Supercomputing*, Vol.4, pp.23– 35 (1990).
- 18) Suzuki, Y., Sone, T. and Kido, K.: A New FFT Algorithm of Radix 3, 6, and 12, *IEEE Trans. Acoust. Speech Signal Process.*, Vol.ASSP-34, pp.380–383 (1986).

(平成 11 年 8 月 31 日受付)(平成 12 年 5 月 11 日採録)



高橋
大介(正会員)

1970年生.1991年呉工業高等専 門学校電気工学科卒業.1993年豊 橋技術科学大学工学部情報工学課程 卒業.1995年同大学大学院工学研究 科情報工学専攻修士課程修了.1997

年東京大学大学院理学系研究科情報科学専攻博士課程 中退.同年同大学大型計算機センター助手.1999 年 同大学情報基盤センター助手.2000 年埼玉大学大学 院理工学研究科情報数理科学専攻助手.博士(理学). 並列数値計算アルゴリズムに関する研究に従事.平成 10 年度情報処理学会山下記念研究賞,平成10 年度情 報処理学会論文賞各受賞.日本応用数理学会,ACM, IEEE,SIAM 各会員.

金田 康正(正会員)

1949年生.1973年東北大学理学部物理第二学科卒 業 . 1978 年東京大学大学院理学系研究科博士課程修 了.理学博士.1978年名古屋大学プラズマ研究所助 手,1981年東京大学大型計算機センター助教授,同 教授を経て現在東京大学情報基盤センター教授.その 間英国ケンブリッジ大学計算機研究所客員研究員,名 古屋大学プラズマ研究所客員助教授,核融合科学研究 所客員助教授.昭和58年度(欧文)および平成10年 度(邦文)情報処理学会論文賞受賞.平成6年度情 報処理学会 Best Author 賞受賞.著書「 $\pi$  のはなし」 (東京図書), 共著「アドバンスト・コンピューティン グ-21世紀の科学技術基盤」(培風館), 監訳「よくわ かる計算機物理--コンピュータ・シミュレーションと 計算機代数入門」,編著「Trends in Supercomputing」 (World Scientific). 日本応用数理学会, プラズマ・核 融合学会, ACM, SIAM 各会員.研究テーマは「大 規模数値計算」「知識発見」および「研究の研究」.